Основы прототипирования на ПЛИС Xilinx
В ходе обучения у слушателей формируется новая компетенция — разработка радиоэлектронных цифровых схем при помощи языка Verilog
Содержание курса
Слушатель получает навыки по проектированию схем передачи данных в сенсорных сетях с использованием низкоуровнего языка Verilog, прототипировать созданные схемы при помощи отладочных плат Xilinx и моделировать их в современных САПР.
Модули:
1. Описание цифровых устройств на языке Verilog;
2. Конечные автоматы и организация памяти;
3. Моделирование цифровых схем в САПР Vivado;
4. Проверка работоспособности схем на отладочной плате Zedboard.
Занятия проводит ст. преподаватель кафедры ТКС Солодков А.В. Руководитель программы — к.т.н., доцент, доцент кафедры ТКС Волков А.С.
Выдаваемый документ
Удостоверение о повышении квалификации
Форма обучения
- Заочная